SPC5634MF2MLQ80 32-बिट माइक्रोकंट्रोलर – MCU NXP 32-बिट MCU, पावर आर्क कोर, 1.5MB फ़्लैश, 80MHz, -40/+125degC, ऑटोमोटिव ग्रेड, QFP 144
♠ उत्पाद विवरण
उत्पाद विशेषता | मान बताइए |
निर्माता: | एनएक्सपी |
उत्पाद श्रेणी: | 32-बिट माइक्रोकंट्रोलर - MCU |
आरओएचएस: | विवरण |
शृंखला: | एमपीसी5634एम |
माउंटिंग शैली: | एसएमडी/एसएमटी |
पैकेज/केस: | एलक्यूएफपी-144 |
मुख्य: | e200z3 |
प्रोग्राम मेमोरी आकार: | 1.5 एमबी |
डेटा रैम आकार: | 94 केबी |
डेटा बस चौड़ाई: | 32 बिट |
एडीसी संकल्प: | 2 x 8 बिट/10 बिट/12 बिट |
अधिकतम घड़ी आवृत्ति: | 80 मेगाहर्ट्ज |
I/O की संख्या: | 80 आई/ओ |
आपूर्ति वोल्टेज - न्यूनतम: | 1.14 वी |
आपूर्ति वोल्टेज - अधिकतम: | 1.32 वी |
न्यूनतम प्रचालन तापमान: | - 40 सी |
अधिकतम प्रचालन तापमान: | + 150 सी |
योग्यता: | एईसी-Q100 |
पैकेजिंग: | ट्रे |
एनालॉग आपूर्ति वोल्टेज: | 5.25 वी |
ब्रांड: | एनएक्सपी सेमीकंडक्टर्स |
डेटा रैम प्रकार: | एसआरएएम |
I/O वोल्टेज: | 5.25 वी |
नमी संवेदनशील: | हाँ |
उत्पाद: | एमसीयू |
उत्पाद का प्रकार: | 32-बिट माइक्रोकंट्रोलर - MCU |
प्रोग्राम मेमोरी प्रकार: | चमक |
फैक्टरी पैक मात्रा: | 60 |
उपश्रेणी: | माइक्रोकंट्रोलर - MCU |
वॉचडॉग टाइमर: | वॉचडॉग टाइमर |
भाग # उपनाम: | 935311091557 |
इकाई का वज़न: | 1.319 ग्राम |
♠ 32-बिट माइक्रोकंट्रोलर - MCU
ये 32-बिट ऑटोमोटिव माइक्रोकंट्रोलर सिस्टम-ऑन-चिप (SoC) डिवाइस का एक परिवार है जिसमें MPC5500 परिवार की सभी विशेषताएं और कई नई विशेषताएं शामिल हैं, जो उच्च प्रदर्शन 90 एनएम CMOS तकनीक के साथ मिलकर प्रति सुविधा लागत में पर्याप्त कमी और महत्वपूर्ण प्रदर्शन सुधार प्रदान करती हैं। इस ऑटोमोटिव कंट्रोलर परिवार का उन्नत और लागत-कुशल होस्ट प्रोसेसर कोर पावर आर्किटेक्चर® तकनीक पर बनाया गया है। इस परिवार में ऐसे संवर्द्धन शामिल हैं जो एम्बेडेड अनुप्रयोगों में आर्किटेक्चर के फिट को बेहतर बनाते हैं, इसमें डिजिटल सिग्नल प्रोसेसिंग (DSP) के लिए अतिरिक्त निर्देश समर्थन शामिल है, एकीकृत तकनीकें - जैसे कि एक उन्नत समय प्रोसेसर इकाई, उन्नत कतारबद्ध एनालॉग-टू-डिजिटल कनवर्टर, कंट्रोलर एरिया नेटवर्क, और एक उन्नत मॉड्यूलर इनपुट-आउटपुट सिस्टम - जो आज के निचले-स्तर के पावरट्रेन अनुप्रयोगों के लिए महत्वपूर्ण हैं। यह डिवाइस परिवार Freescale के MPC5500 परिवार के लिए पूरी तरह से संगत विस्तार है। डिवाइस में मेमोरी पदानुक्रम का एकल स्तर है जिसमें 94 KB ऑन-चिप SRAM और 1.5 MB तक की आंतरिक फ्लैश मेमोरी शामिल है। डिवाइस में 'कैलिब्रेशन' के लिए एक बाहरी बस इंटरफ़ेस (EBI) भी है। इस बाहरी बस इंटरफ़ेस को MPC5xx और MPC55xx परिवारों के साथ उपयोग की जाने वाली अधिकांश मानक मेमोरी को सपोर्ट करने के लिए डिज़ाइन किया गया है।
• परिचालन मानक
— पूर्णतः स्थैतिक संचालन, 0 मेगाहर्ट्ज- 80 मेगाहर्ट्ज (प्लस 2% आवृत्ति मॉडुलन – 82 मेगाहर्ट्ज)
— –40 ℃ से 150 ℃ जंक्शन तापमान संचालन रेंज
— कम बिजली डिजाइन
– 400 mW से कम बिजली अपव्यय (नाममात्र)
– कोर और बाह्य उपकरणों के गतिशील पावर प्रबंधन के लिए डिज़ाइन किया गया
– बाह्य उपकरणों की सॉफ्टवेयर नियंत्रित क्लॉक गेटिंग
- कम पावर स्टॉप मोड, जिसमें सभी घड़ियाँ बंद हो जाती हैं
— 90 एनएम प्रक्रिया में निर्मित
— 1.2 V आंतरिक तर्क
— 5.0 V -10%/+5% (4.5 V से 5.25 V) के साथ एकल विद्युत आपूर्ति, कोर के लिए 3.3 V और 1.2 V प्रदान करने के लिए आंतरिक विनियामक के साथ
— 5.0 V -10%/+5% (4.5 V से 5.25 V) रेंज वाले इनपुट और आउटपुट पिन
– 35%/65% VDDE CMOS स्विच स्तर (हिस्टैरिसीस के साथ)
– चयन योग्य हिस्टैरिसीस
– चयन योग्य स्लू दर नियंत्रण
— नेक्सस पिन 3.3 V आपूर्ति द्वारा संचालित
— ईएमआई कटौती तकनीक के साथ डिजाइन किया गया
– चरण-बंद लूप
– सिस्टम क्लॉक आवृत्ति का आवृत्ति मॉड्यूलेशन
– ऑन-चिप बाईपास कैपेसिटेंस
– चयन योग्य स्लीव दर और ड्राइव शक्ति
• उच्च प्रदर्शन e200z335 कोर प्रोसेसर
— 32-बिट पावर आर्किटेक्चर बुक ई प्रोग्रामर मॉडल
— परिवर्तनीय लंबाई एनकोडिंग संवर्द्धन
– पावर आर्किटेक्चर निर्देश सेट को वैकल्पिक रूप से मिश्रित 16 और 32-बिट निर्देशों में एनकोड करने की अनुमति देता है
– छोटे कोड आकार में परिणाम
— एकल समस्या, 32-बिट पावर आर्किटेक्चर प्रौद्योगिकी अनुरूप सीपीयू
— क्रमानुसार निष्पादन और सेवानिवृत्ति
— सटीक अपवाद प्रबंधन
— शाखा प्रसंस्करण इकाई
– समर्पित शाखा पता गणना योजक
– ब्रांच लुकअहेड इंस्ट्रक्शन बफर का उपयोग करके ब्रांच त्वरण
— लोड/स्टोर इकाई
– एक-चक्र लोड विलंबता
– पूरी तरह से पाइपलाइन
– बिग और लिटिल एंडियन समर्थन
– गलत पहुँच समर्थन
– शून्य लोड-टू-यूज़ पाइपलाइन बुलबुले
— बत्तीस 64-बिट सामान्य प्रयोजन रजिस्टर (जीपीआर)
— 16-प्रविष्टि पूर्ण-सहयोगी अनुवाद लुक-असाइड बफर (टीएलबी) के साथ मेमोरी प्रबंधन इकाई (एमएमयू)
— अलग निर्देश बस और लोड/स्टोर बस
— वेक्टर इंटरप्ट समर्थन
— इंटरप्ट विलंबता < 120 ns @ 80 मेगाहर्ट्ज (इंटरप्ट अनुरोध से इंटरप्ट अपवाद हैंडलर के पहले निर्देश के निष्पादन तक मापा जाता है)