SPC5634MF2MLQ80 32-बिट माइक्रोकंट्रोलर - MCU NXP 32-बिट MCU, पावर आर्क कोर, 1.5MB फ़्लैश, 80MHz, -40/+125degC, ऑटोमोटिव ग्रेड, QFP 144
♠ उत्पाद विवरण
उत्पाद विशेषता | मान बताइए |
निर्माता: | एनएक्सपी |
उत्पाद श्रेणी: | 32-बिट माइक्रोकंट्रोलर - एमसीयू |
आरओएचएस: | विवरण |
शृंखला: | एमपीसी5634एम |
बढ़ते शैली: | एसएमडी / श्रीमती |
पैकेज/मामला: | एलक्यूएफपी-144 |
मुख्य: | e200z3 |
कार्यक्रम स्मृति आकार: | 1.5 एमबी |
डेटा रैम का आकार: | 94 केबी |
डेटा बस चौड़ाई: | 32 बिट |
एडीसी संकल्प: | 2 x 8 बिट/10 बिट/12 बिट |
अधिकतम घड़ी आवृत्ति: | 80 मेगाहर्ट्ज |
आई/ओएस की संख्या: | 80 आई/ओ |
आपूर्ति वोल्टेज - न्यूनतम: | 1.14 वी |
आपूर्ति वोल्टेज - अधिकतम: | 1.32 वी |
न्यूनतम ऑपरेटिंग तापमान: | - 40 सी |
अधिकतम ऑपरेटिंग तापमान: | + 150 सी |
योग्यता: | एईसी-Q100 |
पैकेजिंग: | ट्रे |
एनालॉग आपूर्ति वोल्टेज: | 5.25 वी |
ब्रैंड: | एनएक्सपी सेमीकंडक्टर |
डेटा रैम प्रकार: | एसआरएएम |
आई/ओ वोल्टेज: | 5.25 वी |
नमी संवेदनशील: | हाँ |
उत्पाद: | एमसीयू |
उत्पाद का प्रकार: | 32-बिट माइक्रोकंट्रोलर - एमसीयू |
प्रोग्राम मेमोरी प्रकार: | चमक |
फैक्टरी पैक मात्रा: | 60 |
उपश्रेणी: | माइक्रोकंट्रोलर - एमसीयू |
प्रहरी टाइमर: | निगरानी घड़ी |
भाग # उपनाम: | 935311091557 |
इकाई का वज़न: | 1.319 जी |
♠ 32-बिट माइक्रोकंट्रोलर - एमसीयू
ये 32-बिट ऑटोमोटिव माइक्रोकंट्रोलर सिस्टम-ऑन-चिप (SoC) उपकरणों का एक परिवार है जिसमें MPC5500 परिवार की सभी विशेषताएं शामिल हैं और उच्च प्रदर्शन 90 एनएम CMOS तकनीक के साथ मिलकर कई नई सुविधाएँ लागत प्रति सुविधा में पर्याप्त कमी प्रदान करती हैं और महत्वपूर्ण प्रदर्शन में सुधार।इस ऑटोमोटिव कंट्रोलर परिवार का उन्नत और किफायती होस्ट प्रोसेसर कोर पावर आर्किटेक्चर® तकनीक पर बनाया गया है।इस परिवार में एन्हांसमेंट शामिल हैं जो एम्बेडेड अनुप्रयोगों में आर्किटेक्चर के फिट में सुधार करते हैं, इसमें डिजिटल सिग्नल प्रोसेसिंग (डीएसपी) के लिए अतिरिक्त निर्देश समर्थन शामिल है, प्रौद्योगिकियों को एकीकृत करता है - जैसे कि एक उन्नत समय प्रोसेसर इकाई, उन्नत कतारबद्ध एनालॉग-टू-डिजिटल कनवर्टर, कंट्रोलर एरिया नेटवर्क, और एक उन्नत मॉड्यूलर इनपुट-आउटपुट सिस्टम- जो आज के निम्न-अंत पावरट्रेन अनुप्रयोगों के लिए महत्वपूर्ण हैं।यह डिवाइस परिवार फ्रीस्केल के एमपीसी5500 परिवार के लिए पूरी तरह से संगत विस्तार है।डिवाइस में एकल स्तर की मेमोरी पदानुक्रम है जिसमें 94 KB ऑन-चिप SRAM तक और 1.5 एमबी तक की आंतरिक फ्लैश मेमोरी शामिल है।डिवाइस में 'अंशांकन' के लिए एक बाहरी बस इंटरफ़ेस (ईबीआई) भी है।यह बाहरी बस इंटरफ़ेस MPC5xx और MPC55xx परिवारों के साथ उपयोग की जाने वाली अधिकांश मानक यादों का समर्थन करने के लिए डिज़ाइन किया गया है।
• परिचालन मानक
- पूरी तरह से स्थिर संचालन, 0 मेगाहर्ट्ज- 80 मेगाहर्ट्ज (प्लस 2% आवृत्ति मॉडुलन - 82 मेगाहर्ट्ज)
-40 ℃ से 150 ℃ जंक्शन तापमान ऑपरेटिंग रेंज
- कम शक्ति डिजाइन
- 400 मेगावाट से कम बिजली अपव्यय (नाममात्र)
- कोर और बाह्य उपकरणों के गतिशील शक्ति प्रबंधन के लिए डिज़ाइन किया गया
- पेरिफेरल्स के सॉफ्टवेयर नियंत्रित क्लॉक गेटिंग
- लो पावर स्टॉप मोड, सभी घड़ियों के बंद होने के साथ
- 90 एनएम प्रक्रिया में निर्मित
- 1.2 वी आंतरिक तर्क
- कोर के लिए 3.3 वी और 1.2 वी प्रदान करने के लिए आंतरिक नियामक के साथ 5.0 वी -10% / + 5% (4.5 वी से 5.25 वी) के साथ एकल बिजली की आपूर्ति
- 5.0 V -10 %/+5% (4.5 V से 5.25 V) रेंज के साथ इनपुट और आउटपुट पिन
- 35%/65% VDDE CMOS स्विच स्तर (हिस्टैरिसीस के साथ)
- चयन योग्य हिस्टैरिसीस
- सेलेक्टेबल स्लीव रेट कंट्रोल
- नेक्सस पिन 3.3 वी आपूर्ति द्वारा संचालित
- ईएमआई कटौती तकनीकों के साथ डिज़ाइन किया गया
- चरण बंद लूप
- सिस्टम क्लॉक फ्रीक्वेंसी की फ्रीक्वेंसी मॉड्यूलेशन
- ऑन-चिप बाईपास कैपेसिटेंस
- चयन करने योग्य स्लीव रेट और ड्राइव की ताकत
• उच्च प्रदर्शन e200z335 कोर प्रोसेसर
- 32-बिट पावर आर्किटेक्चर बुक ई प्रोग्रामर का मॉडल
- चर लंबाई एन्कोडिंग संवर्द्धन
- पावर आर्किटेक्चर इंस्ट्रक्शन को मिश्रित 16 और 32-बिट निर्देशों में वैकल्पिक रूप से एन्कोड करने की अनुमति देता है
- छोटे कोड आकार में परिणाम
- सिंगल इश्यू, 32-बिट पावर आर्किटेक्चर टेक्नोलॉजी कंप्लेंट सीपीयू
- इन-ऑर्डर निष्पादन और सेवानिवृत्ति
- सटीक अपवाद हैंडलिंग
- शाखा प्रसंस्करण इकाई
- समर्पित शाखा पता गणना योजक
- ब्रांच लुकहेड इंस्ट्रक्शन बफ़र का उपयोग करके शाखा त्वरण
- लोड / स्टोर यूनिट
- एक-चक्र लोड विलंबता
- पूरी तरह से पाइपलाइन
- बिग एंड लिटिल एंडियन सपोर्ट
- गलत संरेखित पहुँच समर्थन
- जीरो लोड-टू-यूज पाइपलाइन बबल्स
- बत्तीस 64-बिट सामान्य प्रयोजन रजिस्टर (जीपीआर)
- मेमोरी मैनेजमेंट यूनिट (MMU) 16-एंट्री फुली-एसोसिएटिव ट्रांसलेशन लुक-असाइड बफर (TLB) के साथ
- अलग निर्देश बस और लोड/स्टोर बस
- वेक्टर बाधित समर्थन
- इंटरप्ट लेटेंसी <120 एनएस @ 80 मेगाहर्ट्ज (इंटरप्ट अपवाद हैंडलर के पहले निर्देश के निष्पादन के लिए इंटरप्ट अनुरोध से मापा जाता है)